型 號: | LAP-C322000 |
所屬分類: | 孕龍總線協(xié)議測試分析儀 |
報 價: | |
更新時間: | 2024-06-26 |
孕龍總線協(xié)議測試分析儀 LAP-C322000孕龍ZEROPLUS總線協(xié)議測試分析儀LAP-C322000支持I²C、SPI、USB2.0、RS232、CAN、LIN、FlexRay、MIL-STD 1553、I²S常用的幾個總線協(xié)議,還支持MVB、WTB、GPIB、PCI、USB 1.1、USB 2.0、HDMI、I2S、S/PDIF、BMS、ModBus等110種總線協(xié)議
【孕龍ZEROPLUS總線協(xié)議測試分析儀LAP-C322000產(chǎn)品規(guī)格 】 | |
取樣頻率 | 內(nèi)部(時序)(異步) 100Hz~200MHz |
待測信號 | 頻寬 75MHz |
內(nèi)存 | 內(nèi)存容量 64Mbits |
觸發(fā) | 觸發(fā)方式 Pattern/Edge |
軟件功能 | 波形數(shù)據(jù)壓縮 Max 2M bits x 256, 可用通道24CH |
電源 | 電源USB (DC 5V, 500mA) |
其它 | 系統(tǒng)支持 Windows 2000 / XP (32bits)/ Vista / Win 7 |
堆棧功能 | 支持 |
Double模式 | 支持 |
【LAP-C322000電氣規(guī)格 】 | |||
項目 | Min | Type | Max |
工作電壓 | 4.5V | 5V | 5.5V |
靜態(tài)消耗電流 | – | – | 200mA |
工作消耗電流 | – | – | 400mA |
靜態(tài)消耗功率 | – | – | 1W |
工作消耗功率 | – | – | 2W |
相位誤差 | - | - | 1.5ns |
量測信道輸入電壓 | -30V | – | +30V |
參考電壓 | -6V | – | +6V |
輸入阻抗 | – | 500KΩ/10pf | – |
工作溫度 | 5℃ | – | 70℃ |
儲存溫度 | -40℃ | – | 80℃ |
LAP-C322000性能特點
具有外部按鈕執(zhí)行邏輯分析儀取樣功能
在孕龍邏輯分析儀的硬件上,有一個START的按鈕,當(dāng)邏輯分析儀軟件在開啟的狀態(tài),可利用此按鈕來讓邏輯分析儀執(zhí)行取樣的動作。此按鈕能讓您更快速的操作邏輯分析儀取得被測物的資料。
壓縮技術(shù)
孕龍科技推出波行壓縮技術(shù),可以在不增加內(nèi)存的狀況下獲取更長的波形資料。For Example:設(shè)定內(nèi)存深度為1M,取樣率為50MHz。未開啟壓縮功能時僅可擷取20.972ms,若開啟壓縮功能后,以同樣記憶深度為1M,取樣率為50MHz進行取樣,則可以將波形時間增加至3.999s,大大的提升了擷取數(shù)據(jù)量。
信號濾波延遲
孕龍科技推出了信號濾波延遲技術(shù),信號濾波功能可以將訊號進行條件式的擷取,如下圖所述,將A1通道設(shè)定濾波條件為高準(zhǔn)位,透過上下并列窗口的比較可明顯看出兩者間的差異,而信號濾波延遲則是能夠?qū)⑿盘枮V波的條件更加靈活化,使用者可自行設(shè)定過濾的時間狀態(tài)。
For Example:客戶端有一組DUT出現(xiàn)Bug,Bug的內(nèi)容是當(dāng)程序讀取的時候可能會出現(xiàn)讀取錯誤的情況,此時就可以利用信號濾波延遲進行條件式的擷取,藉此進行Bug分析 (讀取狀態(tài)為0X5A、讀取命令周期為10us)透過信號濾波延遲功能,邏輯分析儀就可以只針對當(dāng)0X5A的數(shù)值出現(xiàn)后僅擷取命令時間10us,進而分析Bug的發(fā)生問題。
觸發(fā)分頁技術(shù)
孕龍邏輯分析儀加入了觸發(fā)分頁(Trigger Page)的技術(shù),Trigger Page簡單的說就是將連續(xù)又漫長的訊號數(shù)據(jù)分頁。
以目前所設(shè)定的內(nèi)存長度為一頁,觸發(fā)點的所在即為*頁,分析完*頁的數(shù)據(jù)后,只要被測物的數(shù)據(jù)每一次都是相同的,且觸發(fā)狀態(tài)設(shè)定不變,就可以將Trigger Page設(shè)為2再重新啟動邏輯分析儀,待邏輯分析儀停止擷取數(shù)據(jù)且完成顯示時,波形顯示區(qū)內(nèi)的內(nèi)容即為第二頁的數(shù)據(jù),第二頁的數(shù)據(jù)就是緊接著*頁結(jié)束后的數(shù)據(jù)。
For Example:設(shè)定記憶深度為32K、取樣率為200MHz,設(shè)定觸發(fā)分頁為1,所擷取訊號的結(jié)束點為147.465us,而數(shù)據(jù)為0X47的前半段,再以相同記憶深度與取樣率進行擷取,設(shè)定觸發(fā)分頁為2時,所擷取訊號開始點為觸發(fā)分頁1時的結(jié)束點147.465us,此時可看見資料0X47的后半段。
觸發(fā)次數(shù)計算
孕龍邏輯分析儀加入了觸發(fā)次數(shù)計算(Trigger Counter)的技術(shù),Trigger Counter,的功能是將有一個以上符合觸發(fā)值的被測信號,使用者可決定觸發(fā)點是要在第幾個符合觸發(fā)設(shè)定的位置進行觸發(fā),
*次碰到觸發(fā)的設(shè)定狀態(tài)時就觸發(fā)Trigger Counter就要設(shè)定為1(預(yù)設(shè)),第三次碰到觸發(fā)的設(shè)定狀態(tài)時才觸發(fā)Trigger Counter就要設(shè)定為3,依此類推。
內(nèi)存分析
孕龍邏輯分析儀加入了內(nèi)存分析功能(Memory Analyzer),針對總線中有使用ADDRESS的類別,如IIC、HDQ、3-WIRE、PM、SM、IIC(EEPROM 24LX)…等等,能夠?qū)⒖偩€中的ADDRESS、READ/WRITE、DATA狀態(tài)記錄于內(nèi)存分析表中,讓使用者進行總線分析時也能夠針對ADDRESS、READ/WRITE、DATA加以記錄分析。
總線協(xié)議分析實例 – IIS總線協(xié)議分析譯碼
孕龍科技的I2S總線分析模塊,可幫助使用者進行I2S總線分析,透過譯碼模塊可將訊號中的Data-L及Data-R數(shù)值直接顯示于屏幕上,孕龍科技IIS總線分析模塊可依照待測I2S訊號格式讓使用者選擇Data bit長度為16、20、24、32 bits,方便使用者面對各種不同的I2S訊號均能順利分析。